? ? 模擬部分
1.求戴文寧等效電路
2.一個很簡單的運算電路,采用虛短續(xù)斷不用手算都可直接看出答案
3已知一階低通濾波器和二階高通濾波器,通帶增益都為2,截止頻率為100hz和2khz,要求構(gòu)成一個帶通濾波器,并畫出幅頻特性曲線
4一個全差分放大器,輸入為npn對管,兩個bjt發(fā)射級之間接一個電阻,再從該電阻中間接一電阻到負電源,npn集電極接一電阻到vdd,兩個輸出之間跨接一負載,求差模電壓增益,差模輸入和輸出電阻
數(shù)字部分
1已知一三輸入函數(shù)輸入和輸出的波形圖,求y,要求用與非門表示,不能有反變量輸入
2給出一函數(shù),要求用或非或非表示,并問該輸出是否存在競爭冒險,以及消除競爭冒險的兩種方法,最后問如何消除該電路的競爭冒險現(xiàn)象
3給出有基本觸發(fā)器的連接圖,要求寫出狀態(tài)方程和畫出輸出波形
4用d觸發(fā)器和門電路設計一個串行加法器
集成電路部分
1問asic類型以及標準單元設計流程,全差分電路與單端共源放大器的優(yōu)缺點
2給出一個np-cmos,不過第二級pmos部分的時鐘與第一級時鐘是一樣的,沒反象
第一級輸出x=(ab)',第二級正常輸出應為y=ab+c'
(1)問該電路時鐘連接是否正確,給出理由,以及如何改正
(2)問輸出表達式
(3)問當b保持0,a從0到1跳變,第一級輸出x的變化(b輸入的管子在下,a在上)
(4)求該電路的domino實現(xiàn)
3第一級為源跟隨器,源端接一理想電流源,第二級為共源放大器,負載為有pmos構(gòu)成的電流源,偏置電壓為vb,已知第一級nmos尺寸和輸入共模電壓,理想電流源的電流大小,
(1)求源端電壓的值
(2)若要求第二級輸入nmos保持飽和的要求為Vds>1.2(Vgs-Vth),并知道輸出電壓擺幅為2.02v,問Vb的取值范圍
1.求戴文寧等效電路
2.一個很簡單的運算電路,采用虛短續(xù)斷不用手算都可直接看出答案
3已知一階低通濾波器和二階高通濾波器,通帶增益都為2,截止頻率為100hz和2khz,要求構(gòu)成一個帶通濾波器,并畫出幅頻特性曲線
4一個全差分放大器,輸入為npn對管,兩個bjt發(fā)射級之間接一個電阻,再從該電阻中間接一電阻到負電源,npn集電極接一電阻到vdd,兩個輸出之間跨接一負載,求差模電壓增益,差模輸入和輸出電阻
數(shù)字部分
1已知一三輸入函數(shù)輸入和輸出的波形圖,求y,要求用與非門表示,不能有反變量輸入
2給出一函數(shù),要求用或非或非表示,并問該輸出是否存在競爭冒險,以及消除競爭冒險的兩種方法,最后問如何消除該電路的競爭冒險現(xiàn)象
3給出有基本觸發(fā)器的連接圖,要求寫出狀態(tài)方程和畫出輸出波形
4用d觸發(fā)器和門電路設計一個串行加法器
集成電路部分
1問asic類型以及標準單元設計流程,全差分電路與單端共源放大器的優(yōu)缺點
2給出一個np-cmos,不過第二級pmos部分的時鐘與第一級時鐘是一樣的,沒反象
第一級輸出x=(ab)',第二級正常輸出應為y=ab+c'
(1)問該電路時鐘連接是否正確,給出理由,以及如何改正
(2)問輸出表達式
(3)問當b保持0,a從0到1跳變,第一級輸出x的變化(b輸入的管子在下,a在上)
(4)求該電路的domino實現(xiàn)
3第一級為源跟隨器,源端接一理想電流源,第二級為共源放大器,負載為有pmos構(gòu)成的電流源,偏置電壓為vb,已知第一級nmos尺寸和輸入共模電壓,理想電流源的電流大小,
(1)求源端電壓的值
(2)若要求第二級輸入nmos保持飽和的要求為Vds>1.2(Vgs-Vth),并知道輸出電壓擺幅為2.02v,問Vb的取值范圍
考研英語真題 | 考研數(shù)學真題 | 政治真題 |
專業(yè)課真題 | ||||
英語一真題 | 英語二真題 | 數(shù)學一真題 | 數(shù)學二真題 | 數(shù)學三真題 | 數(shù)農(nóng)真題 | ||
考研英語答案 | 考研數(shù)學答案 | 政治答案 |
專業(yè)課答案 | ||||
英語一答案 | 英語二答案 | 數(shù)學一答案 | 數(shù)學二答案 | 數(shù)學三答案 | 數(shù)農(nóng)答案 |